Percobaan 1 Kondisi 13
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada
percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1,
B6=clock
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Pertama mari kita perhatikan rangkaian J-K flip flop terdapat inputan kaki S dan R, pada kaki inputan S dan R jika sama sama bernilai 1 maka input R dan S dapat diabaikan , namun jika salah satu inputan R atau S bernilai 1 maka input pada kaki J dan K yang dapat kita abaikan. Pada rangkaian ini nilai inputan pada R dan S sama sama bernilai 1 karena pada inputnya aktif low maka outputnya akan aktif high atau bernilai 1, oleh karena itu input R dan S dapat kita abaikan. Masuk ke input J dan K flip flop , inputan J nya bernilai 0 dan inputan K nya bernilai 1 , pada bagian clock aktif low, maka gelombang sinyal akan berganti naik atau turun pada keadaan Fall Time (FT) yang dimana keadaan dari 1 menuju keadaan 0. Lalu, sesuai tabel kebenaran J-K flip flop jika inputan J dan K berupa 0 dan 1 maka outputnya akan bernilai 0 dan 1.
Selanjutnya kita perhatikan pada rangkaian D-flip flop yang dimana inputnya merupakan gabungan dari dua input yang pada salah satu inputnya diberi gerbang NOT . Sama seperti sebelumnya karena ada inputan R dan S maka kita perhatikan lebih dahulu inputan R dan S yang dimana bernilai 1 dan tidak aktif dikarenakan aktif low. Untuk clock pada rangkaian ini merupakan aktif high yaitu gelombang sinyal pada output akan berganti naik atau turun jika pada kondisi Rise Time(RT) atau kondisi dari keadaan 0 ke 1. Sesuai tabel kebenaran D-flip flop, karena inputannya bernilai 1 maka akan menghasilkan output 1 dan Q' bernilai 0.
5. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar